Zadanie treningowe… …do wykładów ULOG cz. 6 i cz. 7 Rozwiązanie: E S 1

Slides:



Advertisements
Podobne prezentacje
Teoria układów logicznych
Advertisements

Automaty asynchroniczne
Mikroekonomia blok C Forma zaliczenia:
Sumatory + Półsumator A B S C A B S (suma) C (przeniesienie)
Układy cyfrowe W układach cyfrowych sygnały napięciowe (lub prądowe) przyjmują tylko określoną liczbę poziomów, którym przyporządkowywane są wartości liczbowe.
Kod Hamminga Podstawy Telekomunikacji Autor: Paweł Zajdel
Układy sekwencyjne - pojęcie automatu
Modelem układu sekwencyjnego jest AUTOMAT
DYSKRETYZACJA SYGNAŁU
Metoda simpleks Simpleks jest uniwersalną metodą rozwiązywania zadań programowania liniowego. Jest to metoda iteracyjnego poprawiania wstępnego rozwiązania.
Modelowanie systemów - wiedza ekspercka (kreowanie systemów)
1 1 Więcej Load i Store Dwie dodatkowe instrukcje komunikujące się z pamięcią lb oraz sb – operują na bajtach Taki sam format jak lw i sw –lb $s2, 3($s1)
1 1 Przykład 1/3 main() { int i,j,k,m; /* i-m : $s0-$s3 */... i = mult(j,k);... m = mult(i,i);... } int mult (int mcand, int mlier){ int product; product.
Budowa komputera Wstęp do informatyki Wykład 15
Budowa komputera Wstęp do informatyki Wykład 6 IBM PC XT (1983)
Od algebry Boole’a do komputera
Wprowadzenie do sieci Petriego
Porównanie wyników wyrównania Metodą klasyczną i trzema metodami kollokacji.
Problem transportowy. Transport towarów od dostawców (producentów) do odbiorców odbywa się dwustopniowo przez magazyny hurtowe z przeładunkiem na mniejsze.
I T P W ZPT PRUS 2007 Krzysztof Jasiński 1 PRUS - Projektowanie Programowalnych Układów Scalonych Krzysztof Jasiński
I T P W ZPT 2009 PRUSn_W2 Krzysztof Jasiński 1 PRUS - Projektowanie Programowalnych Układów Scalonych Krzysztof Jasiński
Minimalizacja funkcji boolowskich
CYFROWE UKLADY ELEKTRONIKI
Algorytmy i struktury danych Dodawanie wielomianów
Krzywa transformacji Produkcja chleba Produkcja traktorów L K M O.
Jak usprawnić obliczanie MKZ?
minimalizacja automatów
Układy sekwencyjne - pojęcie automatu
Synteza układów sekwencyjnych z (wbudowanymi) pamięciami ROM
Licznik dwójkowy i dziesiętny Licznik dwójkowy i dziesiętny
Bramki logiczne w standardzie TTL
orbitale cząsteczkowe:
RAYGRAF RAYGRAF umożliwia ocenę zgodności próbek pisma na podstawie 5-ciu parametrów: Zgodności współczynników podobieństwa liniowego Wpl Zgodności współczynników.
Problem kodowania stanów w układach sekwencyjnych (automatach)
Problem kodowania stanów w układach sekwencyjnych (automatach)
Problem kodowania x s 1 A B C D Wariant I A = 00 B = 01 C = 10 D = 11
Cyfrowe układy logiczne
Sekwencyjne bloki funkcjonalne
UKŁADY MIKROPROGRAMOWANE
Układy cyfrowe.
Minimalizacja funkcji boolowskich
Minimalizacja funkcji boolowskich
Minimalizacja automatu
Minimalizacja automatu
Instrukcja warunkowa i wyboru
Problematyka wykładu Podział rejestrów i liczników
Podstawowe pojęcia rachunku zdań
Metoda klasyczna ... to metoda tablicowa, graficzna, której podstawowe
Sygnały cyfrowe i bramki logiczne
Elastyczność.
schemat tworzenia kodu liczby dwójkowej z dziesiętnej
Funkcje produkcji Q - produkcja K - kapitał (const) L - zatrudnienie
Prezentacja Multimedialna
Pudełko Urządzenia Techniki Komputerowej
Podstawy arytmetyki komputerowej Paweł Perekietka
Bramki logiczne i układy kombinatoryczne
Klasyfikacja dostawców

Własności bramek logicznych RÓZGA DARIUSZ 20061
Układy asynchroniczne
Przerzutniki bistabilne
Ekonomia stosowana 3 Popyt, podaż, cena.
Budowa komputera Wstęp do informatyki Wykład 6 IBM PC XT (1983)
315.W jakim czasie ciało swobodnie spadające przebędzie piąty metr swojej drogi?
I T P W ZPT 1 Kodowanie stanów to przypisanie kolejnym stanom automatu odpowiednich kodów binarnych. b =  log 2 |S|  Problem kodowania w automatach Minimalna.
Układy logiczne – układy cyfrowe
ZPT Evatronix Kontroler Ethernet MAC (Media Access Control) 10/100Mbit spełniający rolę rolę podstawowej arterii wymiany danych pomiędzy urządzeniami sterującymi.
Układy logiczne – układy cyfrowe
Układy asynchroniczne
Podstawy Automatyki Człowiek- najlepsza inwestycja
Zapis prezentacji:

Zadanie treningowe… …do wykładów ULOG cz. 6 i cz. 7 Rozwiązanie: E S 1 Zaprojektować licznik mod 8 z wejściem zezwalającym E (Enable). Przerzutniki do realizacji dobrać tak1), aby uzyskać najprostszy schemat logiczny licznika. Rozwiązanie: E S 1 S0 S1 S2 S3 S4  S7 Licznik E clock Q 1) W tym sensie jest to zadanie z metod kodowania

Zakodowana tablica przejść licznika kod binarny Tablica przejść E S 1 Q2Q1Q0 S0 S1 000 001 S2 010 S3 011 S4 100 S5 101 S6 110 S7 111 s0 S’ Q2’Q1’Q0’

Zakodowana tablica tranformowana do tablicy Karnaugha E Q2Q1Q0 1 000 001 010 011 100 101 110 111 Q2’Q1’Q0’

Funkcje wzbudzeń dla przerzutników D Q2Q1Q0 1 000 001 010 011 100 110 111 101 Q2’Q1’Q0’ D2 D1 D0 D2 = D1 = D0 =

Funkcje wzbudzeń dla przerzutników T Q2Q1Q0 1 000 001 010 011 100 110 111 101 Q2’Q1’Q0’ T2 T1 T0 T2 = T1 = T0 =

Schemat logiczny licznika1) 2 Q T EQ E = T Q Clock Enable 1) Najprostszy na świecie