Pobieranie prezentacji. Proszę czekać

Pobieranie prezentacji. Proszę czekać

Poziomy napięć w bramkach logicznych serii: TTL, LS, AS, HC, HCT

Podobne prezentacje


Prezentacja na temat: "Poziomy napięć w bramkach logicznych serii: TTL, LS, AS, HC, HCT"— Zapis prezentacji:

1 Poziomy napięć w bramkach logicznych serii: TTL, LS, AS, HC, HCT
TECHNIKA CYFROWA Poziomy napięć w bramkach logicznych Poziomy napięć w bramkach logicznych serii: TTL, LS, AS, HC, HCT

2 Poziomy napięć w bramkach logicznych
TECHNIKA CYFROWA Poziomy napięć w bramkach logicznych Poziom napięć logicznych- to wartość napięć wejściowego i wyjściowego, które układ realizuje jako gwarantowany stan 0 i 1. Wartość logiczna 0 może być reprezentowana w układzie przez napięcie bliskie zeru, natomiast wartość logiczna 1 przez napięcie wyższe od napięcia zasilania. W związku z tym podawane są zakresy napięć logicznych dla 0 oraz 1.

3 Poziomy napięć w standardowym układzie TTL
TECHNIKA CYFROWA Poziomy napięć w bramkach logicznych Poziomy napięć w standardowym układzie TTL

4 Poziomy napięć w bramkach logicznych
TECHNIKA CYFROWA Poziomy napięć w bramkach logicznych Stany wyjściowe 0 i 1 uzyskuje się przy pewnym zakresie napięć wejściowych, napięcia zasilania Ucc = 5V oraz temperatury pracy 25 C. PARAMETR SERIA TTL LS AS HC HCT UOH [v] 2,4-5 2,7-5 min 4,5 UOL [v] 0-0,4 0-0,5 max 0,26 UIH [v] 2-5,5 min 3,5 min 2,0 UIL [v] -0,5 - +0,8 -1,5- +0,8 max 1,5 max 0,8 TTL- Transistor-Transistor Logic LS- Low-Power Schottky Logic AS- Advanced Schottky Logic HC- High Speed CMOS Logic HCT- High Speed CMOS Logic

5 Poziomy napięć w bramkach logicznych
TECHNIKA CYFROWA Poziomy napięć w bramkach logicznych

6 Poziomy napięć w bramkach logicznych
TECHNIKA CYFROWA Poziomy napięć w bramkach logicznych

7 Poziomy napięć w bramkach logicznych
TECHNIKA CYFROWA Poziomy napięć w bramkach logicznych

8 Poziomy napięć w bramkach logicznych
TECHNIKA CYFROWA Poziomy napięć w bramkach logicznych

9 Poziomy napięć w bramkach logicznych
TECHNIKA CYFROWA Poziomy napięć w bramkach logicznych Bibliografia: 1. P. Gajewski, J. Turczyński, Cyfrowe układy scalone CMOS. 2. W. Głodzki, L. Grabowski, Pracownia podstaw techniki cyfrowej. 3. P. Horowitz, W. Hill, Sztuka elektroniki t.2, WKŁ, Warszawa 2001. 4. J. Kalisz, Podstawy elektroniki cyfrowej, WKŁ, Warszawa 1998. 5. S. Kuta, Elementy i układy elektroniczne Cz. II 6. M. Łakomy, J. Zabrodzki, Cyfrowe układy scalone TTL, PWN, Warszawa 1976. 7. P. Misiurewicz, M. Grzybek, Półprzewodnikowe układy logiczne, WNT, Warszawa 1975. 8. J. Pienkos, J. Turczyński, Układy scalone TTL w systemach cyfrowych, WKŁ Warszawa 1980 9. W. Sasal, Układy scalone serii UCY74LS i UCY74S 10. 11. 12.

10 Poziomy napięć logicznych w bramkach serii: TTL, LS, AS, HC, HCT
TECHNIKA CYFROWA Poziomy napięć logicznych w bramkach serii: TTL, LS, AS, HC, HCT Renata Sitko III rok ETI Instytut Techniki UP Kraków 2011


Pobierz ppt "Poziomy napięć w bramkach logicznych serii: TTL, LS, AS, HC, HCT"

Podobne prezentacje


Reklamy Google