Architektura komputerów

Slides:



Advertisements
Podobne prezentacje
Jednostki informacji i kodowanie znaków
Advertisements

Sumatory + Półsumator A B S C A B S (suma) C (przeniesienie)
Układy cyfrowe W układach cyfrowych sygnały napięciowe (lub prądowe) przyjmują tylko określoną liczbę poziomów, którym przyporządkowywane są wartości liczbowe.
Kod Hamminga Podstawy Telekomunikacji Autor: Paweł Zajdel
Układy sekwencyjne - pojęcie automatu
Modelem układu sekwencyjnego jest AUTOMAT
Architektura systemów komputerowych
Standardy przetwarzania analogowo- cyfrowego Część I „Jak to działa?”
Liczniki.
Michał Łasiński Paweł Witkowski
Rejestry, liczniki i sumatory.
Układy komutacyjne.
Architektura szynowa systemu mikroprocesorowego szyna danych szyna sterująca szyna adresowa µP szyna danych szyna adresowa D7,..., D1, D0 A15,..., A1,
Budowa komputera Wstęp do informatyki Wykład 15
Budowa komputera Wstęp do informatyki Wykład 6 IBM PC XT (1983)
Od algebry Boole’a do komputera
PODSTAWY TEORII UKŁADÓW CYFROWYCH
Układy cyfrowe Irena Hoja Zespół Szkół Łączności
Komputer, procesor, rozkaz.
ARCHITEKTURA WEWNĘTRZNA KOMPUTERA
Układy logiczne kombinacyjne sekwencyjne
Minimalizacja funkcji boolowskich
Elektronika cyfrowa i mikroprocesory
Architektura komputerów
Przerzutniki.
Układy kombinacyjne cz.2
Podstawy układów logicznych
Układy sekwencyjne - pojęcie automatu
Wyświetlacze LED.
Funkcje logiczne i ich realizacja. Algebra Boole’a
Licznik dwójkowy i dziesiętny Licznik dwójkowy i dziesiętny
Espresso mankamenty.
Cyfrowe układy logiczne
Metodyka nauczania Informatyki
Architektura komputerów
W układach fizycznych napięcie elektryczne może reprezentować stany logiczne. Bramką nazywamy prosty obwód elektroniczny realizujący funkcję logiczną.
Sekwencyjne bloki funkcjonalne
ZASADY PODZIAŁU SIECI NA PODSIECI, OBLICZANIA ADRESÓW PODSIECI,
Układy cyfrowe.
Minimalizacja funkcji boolowskich
Jak to jest zrobione? Kalkulator.
Minimalizacja funkcji boolowskich
Problematyka wykładu Podział rejestrów i liczników
Metoda klasyczna ... to metoda tablicowa, graficzna, której podstawowe
Systemy Liczbowe (technika cyfrowa)
Struktury układów logicznych
Sygnały cyfrowe i bramki logiczne
Wykład 4.
Stało- i zmiennopozycyjna reprezentacja liczb binarnych
Prezentacja Multimedialna
Pudełko Urządzenia Techniki Komputerowej
PODSTAWOWE BRAMKI LOGICZNE
Złożone układy kombinacyjne
Bramki logiczne i układy kombinatoryczne
URZĄDZENIA TECHNIKI KOMPUTEROWEJ
Dwójkowy system liczbowy
Działania w systemie binarnym
Własności bramek logicznych RÓZGA DARIUSZ 20061
Przerzutniki Przerzutniki.
Budowa komputera Wstęp do informatyki Wykład 6 IBM PC XT (1983)
Algebra Boola i bramki logiczne
Logiczne układy bistabilne – przerzutniki.
Od algebry Boole’a do komputera Copyright, 2007 © Jerzy R. Nawrocki Wprowadzenie.
Układy logiczne – układy cyfrowe
ZPT Evatronix Kontroler Ethernet MAC (Media Access Control) 10/100Mbit spełniający rolę rolę podstawowej arterii wymiany danych pomiędzy urządzeniami sterującymi.
POLITECHNIKA POZNAŃSKA WBMiZ Zakład Urządzeń Mechatronicznych STEROWNIKI URZĄDZEŃ MECHATRONICZNYCH
Elementy cyfrowe i układy logiczne
Układy logiczne – układy cyfrowe
Wstęp do Informatyki - Wykład 6

Zapis prezentacji:

Architektura komputerów Materiały laboratoryjne Architektura komputerów Symulacje w programie Multimedia Logic dr inż. Zbigniew Zakrzewski v.1.2

Główne okno programu Multimedia Logic Zapis oraz odczyt utworzonego projektu Nawigacja symulacją Paleta z narzędziami Obszar roboczy symulacji

Paleta z elementami Zestaw: Połączenia Bramki Generator sygnału cyfrowego Dioda LED Włącznik Wyświetlacz 7-segmentowy Klawiatura i Keypad Przerzutnik Nadajnik i odbiornik sygnału (stronicowanie projektu) Uziemienie (logiczne „0”) Ustawienie (logiczne „1”) Wejścia oraz wyjścia Licznik Pamięć Zegary

Zastosowanie podstawowych elementów Układ 1: Stan początkowy

Dostępne bramki i ich konfiguracja Bramki podstawowe Bramki z negacją

Układ sprawdzania bramek AND i XOR

Konstruowanie bramek z bramek NAND Przykłady:

Układ kombinacyjny dla sumy iloczynów Mała liczba jedynek – stosujemy sumę iloczynów (SoP – Sum of Products) Tabela prawdy A B C D F1 1 Formuła do realizacji

Układ kombinacyjny dla iloczynu sum Mała liczba zer – stosujemy iloczyn sum (PoS – Product of Sums) Tabela prawdy A B C D F2 1 Formuła do realizacji

Licznik i wyświetlacz 7-segmentowy Układ 5: Takt zegarowy Kierunek zliczania Zerowanie licznika

Zegar, licznik i wyświetlacz 7-segmentowy Układ 6: Odstęp między taktami

Sterownik silnika krokowego Układ 7: Ręczny takt Układ kombinacyjny włączania jednego uzwojenia . 1 . 1 Kierunek pracy silnika

Układ testujący keypad Sygnalizacja naciśnięcia przycisku Możliwość wybory liczby jednej z szesnastu Zapamiętana wartość zdekodowana do formatu 7-segmentowego 4 bitowe wyjście binarne NKB Włącznik kropki

Demultiplekser jako dekoder Układ 9: Układ dekodera 3 do 8 Adres wybranej diody LED podany na 3 bitach Zaadresowana dioda LED włączona lub wyłączona

Licznik i demultiplekser jako sterownik Układ 10: Układ sterownika silnika krokowego z zastosowaniem licznika i demultipleksera Sterowanie ręczne w taktowaniu Wykorzystane 2 bity na wyjściu licznika Układ bramek zastąpiony przez demultiplekser

Ręczna zezwolenie na podawanie taktów zegarowych Sterownik z zegarem Układ 11: Układ sterownika silnika krokowego z zastosowaniem licznika, demultipleksera oraz zegara podającego takt co 100 ms Ręczna zezwolenie na podawanie taktów zegarowych

Podział projektu na strony - nadawanie Układ 12 str.1: Sterowanie oświetlenia choinkowego – gwiazda (część nadawcza) . 1 Wybór strony projektu Źródło sygnału, który zostanie przekazany do następnej strony projektu Demux – wersja 3 do 8

Podział projektu na strony - odbiór Układ 12 str.2: Sterowanie oświetlenia choinkowego – gwiazda (część odbiorcza) Odbiornik sygnałów pobranych z pierwszej strony projektu