Pobierz prezentację
Pobieranie prezentacji. Proszę czekać
1
Bramki logiczne w standardzie TTL
2
Bramki logiczne w standardzie TTL
Układy TTL (Transistor – Transistor - Logic) Standard TTL określa charakterystyczne właściwości scalonych układów logicznych zbudowanych z tranzystorów bipolarnych Bramki te są wytwarzane w technologii stosowanej w produkcji półprzewodnikowych układów scalonych Standard jest to ogólnie przyjęta norma definiująca poziomy napięć zasilających, sygnałów wejściowych i wyjściowych. Zaletami Układów TTL są następujące parametry: szybkość przełączania duża obciążalność mały pobór mocy praca w szerokim zakresie temperatur małe impedancje wyjściowe w stanie 0 i 1 duża odporność na zakłócenia
3
Bramki logiczne w standardzie TTL
Podstawowe Bramki Logiczne w Układach Cyfrowych Bramka NOT (negator - Wykonuje operację negacji) Bramka AND (Iloczyn logiczny) Symbol Tablica wartości Symbol Tablica wartości A B AB 1 A Ā 1 A B A Ā AB
4
Bramki logiczne w standardzie TTL
Bramka OR (suma logiczna) Bramka NOR ( NOT – OR) Symbol Symbol A B A B A + B A + B Tablica wartości Tablica wartości A B A + B 1 A B A + B 1
5
Bramki logiczne w standardzie TTL
Bramka NAND A „NAND” B = (AB) Bramka XOR Bramka XNOR Symbol Symbol Symbol A B AB Tablica wartości Tablica wartości Tablica wartości A B AB 1 A B Y 1 A B Y 1
6
Bramki logiczne w standardzie TTL
Przedziały napięć wyjściowych i wejściowych dla układów TTL
7
Bramki logiczne w standardzie TTL
8
Bramki logiczne w standardzie TTL
Przykładowe Układy TTL
9
Bramki logiczne w standardzie TTL
Dwuwejściowa bramka NAND (TTL)
10
Bramki logiczne w standardzie TTL
Schemat bramki z otwartym kolektorem
11
Bramki logiczne w standardzie TTL
Schemat bramki trójstanowej
12
Bramki logiczne w standardzie TTL
Schemat bramki NAND 74S00
13
Bramki logiczne w standardzie TTL
Schemat bramki ALS
14
Bramki logiczne w standardzie TTL
Bramka z układem Schmitta
15
Bramki logiczne w standardzie TTL
Schemat bramki LS - TTL
16
Bramki logiczne w standardzie TTL
Bibliografia: 1. P. Gajewski, J. Turczyński, Cyfrowe układy scalone CMOS. 2. W. Głodzki, L. Grabowski, Pracownia podstaw techniki cyfrowej. 3. P. Horowitz, W. Hill, Sztuka elektroniki t.2, WKŁ, Warszawa 2001. 4. J. Kalisz, Podstawy elektroniki cyfrowej, WKŁ, Warszawa 1998. 5. S. Kuta, Elementy i układy elektroniczne Cz. II 6. M. Łakomy, J. Zabrodzki, Cyfrowe układy scalone TTL, PWN, Warszawa 1976. 7. P. Misiurewicz, M. Grzybek, Półprzewodnikowe układy logiczne, WNT, Warszawa 1975. 8. J. Pienkos, J. Turczyński, Układy scalone TTL w systemach cyfrowych, WKŁ Warszawa 1980 9. W. Sasal, Układy scalone serii UCY74LS i UCY74S 10. B. Wilkinson, Układy cyfrowe, WKŁ,Warszawa 2000. 11. 12. 13. 14.
17
Bramki logiczne w standardzie TTL
Tomasz Palonek III rok ETI Instytut Techniki UP Kraków 2011
Podobne prezentacje
© 2024 SlidePlayer.pl Inc.
All rights reserved.